Papers by SANTIAGO GUEDES CACERES

Technologies and Applications for Big Data Value
In modern societies, the rampant growth of data management technologies—that have access to data ... more In modern societies, the rampant growth of data management technologies—that have access to data sources from a plethora of heterogeneous systems—enables data analysts to leverage their advantages to new areas and critical infrastructures. However, there is no global reference standard for data platform technology. Data platforms scenarios are characterized by a high degree of heterogeneity at all levels (middleware, application service, data/semantics, scalability, and governance), preventing deployment, federation, and interoperability of existing solutions. Although many initiatives are dealing with developing data platform architectures in diversified application domains, not many projects have addressed integration in port environments with the possibility of including cognitive services. Unlike other cases, port environment is a complex system that consists of multiple heterogeneous critical infrastructures, which are connected and dependent on each other. The key pillar is to...

Política y Sociedad, 2014
La fuerte interacción existente entre los procesos tecnológicos y la sociedad requiere la puesta ... more La fuerte interacción existente entre los procesos tecnológicos y la sociedad requiere la puesta en marcha de dinámicas que permitan la evaluación del impacto social de la tecnología que se crea y/o se utiliza en un determinado país. Fruto de esta necesidad, ha visto la luz un significativo volumen de experiencias y trabajos relacionados con el impacto social realizados en el contexto internacional, constatándose también la existencia de una incipiente dinámica en esta materia en el marco español. El presente trabajo asume el objetivo de analizar el grado de incorporación de la evaluación del impacto social de la tecnología en España y, a partir de este análisis, plantear pautas de actuación futuras encaminadas a su promoción. Para alcanzar este objetivo, en primer lugar, se presentan los diferentes conceptos que permiten acotar el ámbito de la evaluación del impacto social de las actividades y proyectos de carácter tecnológico. En segundo lugar, y tras valorar de manera global el nivel de desarrollo de este tipo de evaluación en nuestro país, se describen diversas líneas de trabajo directamente relacionadas con ella y que se están desarrollando actualmente en España. Partiendo de este marco, se comparan estas aportaciones para mostrar la situación del impacto social de la tecnología en España, constatándose la existencia de contribuciones heterogéneas, con un enfoque diverso, distintos grados de adopción y consolidación y con una dispar implicación del sector público; presentando, en su conjunto, un nivel de desarrollo relativamente débil.
2007 IEEE Design and Diagnostics of Electronic Circuits and Systems, 2007
Algorithmic State Machines are a 40-year old tool for the design of digital circuits. They are a ... more Algorithmic State Machines are a 40-year old tool for the design of digital circuits. They are a good alternative to Finite State Machines, where only states can be properly described, but actions must be annotated as lateral comments. However, current notation for these diagrams has several limitations for medium-large designs, and often lateral annotations are finally needed. This paper presents an alternative notation for ASM diagrams, trying to overcome these limitations. This new notation is more consistent and thus more convenient for CAD tools.
Innovative Techniques in Instruction Technology, E-learning, E-assessment, and Education
Algorithmic State Machines are a 40-year old tool for the design of digital circuits. They are a ... more Algorithmic State Machines are a 40-year old tool for the design of digital circuits. They are a good alternative to Finite State Machines, where only states can be properly described, but all operations must be annotated as lateral comments. This paper shows the inner relationship between ASM diagrams and modern languages used to describe hardware and it proposes several modifications to the standard methodology to allow automated tools to produce Verilog or VHDL code from these diagrams. The new notation is more complete and consistent and thus more convenient for CAD tools.
Improved algorithm for the analysis of holographic interferograms
Optical Engineering, 1993
We propose a new technique to calculate the phase distribution over a fringe pattern. A digital p... more We propose a new technique to calculate the phase distribution over a fringe pattern. A digital processing system is used to digitize and analyze several holographic interferograms. Starting from a well-known tracking algorithm, which has been optimized, interferometric fringes are codified and then, by taking advantage of the intensity distribution over the interferogram, the phase associated with every pixel is
Información tecnológica, 2010
Este artículo muestra la estrecha relación que existe entre los diagramas de estado algorítmicos ... more Este artículo muestra la estrecha relación que existe entre los diagramas de estado algorítmicos (ASM charts) y los modernos lenguajes de descripción de circuitos, ambos empleados en el diseño de circuitos digitales. Se proponen sustanciales mejoras sobre la notación actual con el objetivo de desarrollar un compilador capaz de procesar automáticamente estos diagramas y generar el código VHDL o Verilog correspondiente. El uso de esta metodología facilita el aprendizaje del diseño de circuitos digitales a nivel de transferencia entre registros (RTL). El lenguaje gráfico propuesto es fácil de aprender y es entendido sin dificultad por estudiantes universitarios, quienes lo emplean como parte de la metodología de diseño para producir circuitos digitales sobre dispositivos reconfigurables tipo FPGA y CPLD.
Información tecnológica, 2010
Este artículo muestra la estrecha relación que existe entre los diagramas de estado algorítmicos ... more Este artículo muestra la estrecha relación que existe entre los diagramas de estado algorítmicos (ASM charts) y los modernos lenguajes de descripción de circuitos, ambos empleados en el diseño de circuitos digitales. Se proponen sustanciales mejoras sobre la notación actual con el objetivo de desarrollar un compilador capaz de procesar automáticamente estos diagramas y generar el código VHDL o Verilog correspondiente. El uso de esta metodología facilita el aprendizaje del diseño de circuitos digitales a nivel de transferencia entre registros (RTL). El lenguaje gráfico propuesto es fácil de aprender y es entendido sin dificultad por estudiantes universitarios, quienes lo emplean como parte de la metodología de diseño para producir circuitos digitales sobre dispositivos reconfigurables tipo FPGA y CPLD.
Uploads
Papers by SANTIAGO GUEDES CACERES